Post Jobs

【亚博网页界面登陆】基于FPGA的雷达数字信号处理机设计

本文摘要:文中应用单脉冲多谱勒、数据波束组成等技术性,为某型雷达导引头信号项目设计了其重要一部分雷达数字信号回收器。

文中应用单脉冲多谱勒、数据波束组成等技术性,为某型雷达导引头信号项目设计了其重要一部分雷达数字信号回收器。本CPU应用FPGA服务平台构建,原文中详细解读了该CPU根据FPGA的基频信号造成控制模块、单脉冲信号搜集控制模块、操控信号造成控制模块和数字时钟控制模块等硬件控制模块的设计理念。  1系统设计方案  现阶段,关键应用三种方式构建雷达数字信号解决控制系统设计:根据DSP技术构建雷达数字信号解决,根据FPGA DSP技术构建和根据FPGA技术性来构建。

本计划方案配搭XilinxVirtex4FPGAXC4VSX55,其属于XilinxSX系列产品,专用型于髙速数字信号解决行业,FPGA特别适合于高速数据的搜集操控、髙速传输数据操控,且现阶段的流行FPGA皆含有硬件乘加器、很多的逻辑性模块、生产流水线应急处置技术性等硬件构造,可髙速顺利完成FFT、FIR、复数乘加、卷积和、三角函数及其矩阵计算等数字信号解决。高档FPGA称得上所含很多的DSP模块、RAM模块、MGT远程数据传输模块、DDRII数据信息控制板等IP核,这种皆是构建髙速动态性数据应急处置的最重要資源。除此之外,FPGA程序编写协调能力,更非常容易升級。

其高宽比集成化和低协调能力使对外界硬件的务必更为较少,附加的硬件开支大大的扩大,十分仅限于于雷达数字信号的应急处置和未来的优化算法升級。因而本计划方案应用FPGA技术性进行雷达信号的应急处置。  依据新项目的设计方案市场的需求,设计方案的雷达数字信号回收器系统软件总体框架图如图所示1下图。

  图一、数字信号回收器系统软件总体框架图  輸出调养电源电路对对接到的单脉冲信号进行预备处理,预备处理之后的信号经ADC转换为数字信号;抽样后的信号经頻率储存,将100MHz的高频信号搬移到20MHz,随后对6个地下隧道的信号进行力度校准,防止地下隧道间的不平衡难题。

本文关键词:亚博网页,亚博网页界面登陆

本文来源:亚博网页-www.766king.com

相关文章

网站地图xml地图